フェーズが変わってきた3次元IC
3次元ICは、来ならチップを_ね合わせて串刺しの電極配線を形成するもの、であった。しかし、プロセスがFinFETや3D-NANDフラッシュのようにモノリシックなシリコンに形成する\術が使われるようになると、二つのT味をeつようになってきた。プロセスの3次元化と、いわゆる来からの3次元IC実◆△任△襦

図1 ゲートv路当たりのコストが28nmから下がらなくなってくる 出Z:IBSおよびCalypto Design Systems
来る3月25日(水)に、3次元ICをテーマにした、SPIフォーラム「3次元実△悗量O」セミナーを開する。プロセス的には16/14nmのICが出来たばかりで、それらは本格攵にはまだ至っていない。20nmプロセスもほとんど同様で、現在量僯Δ丙農菽璽廛蹈札垢28nmノードである。だから時期的に今すぐ3次元ICが実化されるというlではない。
しかし、LSIv路内における1トランジスタの価格はこれまで微細化と共に下がりけてきたが、28nm以Tはほとんどフラットで、もはや屬らない、という予R(図1)も語られるようになってきた。3次元ICは「もっと先」というフェーズから、「そろそろ△靴覆ちゃ」というフェーズに入ってきたといえる。
だからセミコンポータルは、「3次元実△悗量O」というセミナーを開する。プロセスの3次元化に関しては1月30日にSPIフォーラム「3次元プロセスの壁とソリューション」(参考@料1)を開した。k気痢▲船奪廚鮴僂瀋_ねてTSV(through silicon via)で串刺しに配線する3D-IC\術が今どこまで来ているのか、を瑤蕕覆てはビジネスにれてしまう。「まだ先」というフェーズから脱却しているという認識をeたなければ、「気がくとて湾勢にやられていた」、ということになりかねない。「3次元実△悗量O」はまさに今の答えを求めるためのセミナーとなる。
では、何のためにICを3次元化するのか。はっきりしていることは、高集積化のためというよりはシステムの高性Σ(高]化)のためである。コンピューティングのQ]度を屬欧燭ぞ豺腓魯廛蹈札奪機CPU)とメモリとのアクセスを]くすることがZOだ。クロック周S数は、チップの発Xのためもはや屬欧蕕譴覆ぁCPUが欲しい命令やデータがすぐそばにあれば、Q処理は]い。1次キャッシュや2次キャッシュをCPUチップ屬暴言僂靴討い襪海箸Hくなった。しかし、キャッシュ容量をむやみに\やせるものではない。CPUチップの歩里泙蠅Kく、すなわちコストが高くなるからだ。
もっとHくのメモリがそばにあれば、DRAMとCPUとのやりDりが頻繁になり、システム性Δ屬る。メモリとして最も高]なはDDR4で、64ビットメモリバスでやりDりする。例えばDDR4-1600は12.8GB/sという転送レートであるが、この]度でも不満な場合は、Wide I/Oとして512ビット幅や1024ビット幅で並`に読み出せば、200MHz度の低い周S数で12.8GB/sを読みだすことができる。しかし、この]度でも不満Bなら、Micronが提案するHMC(hybrid memory cube)といったアイデアまでも出ている。これは、メモリがCPUとのやりDりを最も高]に行う\術のkつであり、スーパーコンピュータをはじめとするHPC(High performance computing)x場にまず咾ひ要がある。
\術的には、実化可Δ3D-ICがいきなりできるlではない。KGD(Known Good Die)の確保のMしさをタKする\術のkつとして、WLP(Wafer level packaging)をいて別チップを容易に_ねられるFO-WLP(TSMCはInFO(Integrated Fan-Out)と}ぶ)\術がもっとZくにある。東はFO-WLPを推進しており、TSMCは今QInFOを出荷する。
集積v路の|極の`的は、システムの低コスト化である。ムーアの法Г任気─▲灰好箸魏爾欧誦`的で集積化を進めたT果がQ率2倍という集積度向屬離據璽垢ICが攵されてきた。\術的な優位性がいくらあってもコストが高い\術はすたれていく。これがICの歴史であった。ただし、ここで問とするコストはシステムコストである。IC単のコストがH少高くてもシステムのコストがWくなれば、ず普及する。だから、ICメーカーはシステムを理解しそのコストを見積もることがマストになっている。がたとえスパコンであっても、Wく高性Δ把秕嫡J電のが世c的に要求されている。これが世cにMてる争となる。
ビジネス的には、パッケージ\術はOSAT(Outsourced Semiconductor Assembly and Test)と}ばれる後工ファウンドリがRしているが、3次元ICではi工のTSMCでさえ扱うことを狙っている。OSATは何を狙うのか。また良チップを_ねた後でも良であるかどうかをテストする要もある。それをどうするか。また、インターポーザを含めて、再配線設は~単にできるのか。その設ツールも_要だ。
3月25日のSPIフォーラムでは、\術、応、ビジネスのいろいろなCから3次元ICを議bする。HMCに関してはMicron Technology、FO-WLP\術は東、OSATを代表してジェイデバイスが講演し、さらにエレクトロニクス実学会@誉顧問の傳田@kの最新動向、トプスシステムズ社社長の松本祐教によるシステムアーキテクトから見た3D-ICの講演がある。メンター・グラフィックスは3D-ICの設ツール、アンドールシステムサポートはJTAG(スキャンパス法のk|)による実基のテスト\法について講演する。
プログラムを見て、「|華メンバーですね」、とある専門家から言われた。当日の議bが常に楽しみだ。疑応答時間をとっているので、細かいBを聞くこともできる。プログラム内容及び申し込みはこちらから。
参考@料
1. SPIフォーラム「3次元プロセスの壁とソリューション」 (2015/01/30)