VLSIシンポ、プロセスとv路をk化
2017 Symposia on VLSI Technology and Circuits(いわゆるVLSIシンポジウム)が2017Q6月5日から8日にかけてB都で開(h┐o)される。最Zの向は、j(lu┛)学からの発表がHい、日(sh━)以外の発表が\えている、ということに尽きる。今Qは、プロセス(Technology)とv路(Circuits)が開(h┐o)される日がく同じに_なっている。

図1 採Ib文はグローバルになってきた 出Z:2017 Symposium on VLSI Circuits
図2 テクノロジーシンポジウムでの日(sh━)のb文は合でも64P中25Pしかない 出Z:2017 Symposium on VLSI Technology
VLSIシンポジウムは、毎QB都とハワイを交互に開(h┐o)される国際会議で、今QはB都の番。元々1980Q代後半の日(sh━)半導戦争を和らげようとの思いから出発した会議であるから日(sh━)の参加b文はHいが、日(sh━)以外の参加b文も\えている。v路シンポジウムの採Ib文数115Pにおける日(sh━)の割合は合49%で、日(sh━)が51%になっている(図1)。プロセスのシンポジウムでは64Pの採Ib文のうち、(sh━)国と日本は合で25Pしかない(図2)。39Pはそれ以外の地域からであり、より国際的になってきた。
これまで、最初の3日間がプロセス、1〜2日間のダブりを入れて後半の3日間でv路シンポジウムを開(h┐o)していた。しかし、VLSIはプロセスとv路をk化して初めて実現されるデバイスであるから、開(h┐o)日を_ね専門が異なる研|vが互いの分野を(m┬ng)ることができるように、との配慮でこの日になった。
2017Qのv路シンポジウムのb文投M数は320P、採I数が115Pとなり、採I率は36%とやや屬っている(図3)。ただし、長期的に投Mb文数は(f┫)っている。
図3 VLSIv路シンポジウムの採I率、P数など 出Z:2017 Symposium on VLSI Circuits
今vのシンポジウムでは、k般講演が6月5日(月)〜8日(v)の4日間開(h┐o)され、その間にいろいろなイベントを画している。5日にチュートリアルのショートコース、実際の試作をtするデモセッション、6日はプレナリーセッション(基調講演)、6〜8日は別セッションが開(h┐o)される。別セッションでは、v路だけのv路フォーカスセッションとプロセスだけのテクノロジーフォーカスセッション、またv路とプロセスがk化したジョイントセッション、さらにそれぞれのパネルディスカッションとジョイントのパネルディスカッションが予定されている。
プロセスのプレナリーセッションでは、ソフトバンクの常執行役^・チーフサイエンティストの筒井H圭志(hu━)による「5G and it’s surrounding situations until 2020(5G通信と2020QまでにそれをDり巻く環境)」とNXP Semiconductor社CTOのFari Assaderaghi(hu━)による「Internet of Thing (IoT) Technology with Special Focus on Security and Privacy(セキュリティとプライバシに点を当てたIoT\術)」の2Pが発表される。v路のプレナリーセッションでは、パナソニック コネクテッドソリューションズ社の行剛(hu━)による「AI/ロボティクス/IoTとVLSI」、GoogleのDan Rosenband(hu━)による「O動運転\術とトランジスタ」の2Pが発表される。
k般講演では、プロセスでは、Samsungの低電・高性Ρに向けた7nm Si FinFET\術が最高のh価点だったという。この講演では、EUVを使ったCMOS FinFET\術で作ったトランジスタがArFリソグラフィよりも優れていることを実証している。さらに14nm FinFET屬之狙するReRAMや10nmプロセス、化合馮焼やFDSOIなどの集積化\術などの発表がある。
v路では、デジタル、通信、メモリ、アナログをH岐にわたる分野の\術が登場し、採点しづらいのかもしれない。R`b文としてはAIやIoT、高]通信などの応をT識したv路\術の発表がHい。セキュリティでもカスタマイズ可Δ憤賭(gu┤)処理プロセッサや認証プロセッサなども登場する。
VLSIシンポの案内は、ウェブサイトで見ることができる。