EDAのY化提案をわずか30日で仕屬欧觝Y化団Accellera
EDA\術のY化団であるAccelleraが言語ベースのVLSI設を進め、設のO動化を世c中へ広めようと、このほどアジア・欧Δ竜v向けに初めてDAC(Design Automation Conference)2008においてその動内容を語った。エレクトロニクスのY化はエンジニアの学会IEEEや業c団IECがあるのにもかかわらず、なぜ独OにY化団を組E化するのか。
Y化の格はIEEE0000という形で格として最終定する。しかし、定までに時間がかかる。Accelleraのk^でMagma Design AutomationのIndustry Partnership Program DirectorのYatin Trivediによると平均3Qくらいだとしている。今の時代に3Qの期間は\術の陳慍衆奮阿覆砲發里任發覆ぁかといって盜颪粒慍颪砲垢なかったIEEEが世cのY化団になっている以屐IEEEを無するわけにはいかない。そこで、IEEEで最初から議bするのではなく、「AccelleraでまずめてからIEEEのワーキンググループへ提案するという形をとる」(Yatin Trivedi)。Accellraでめるのに要する日数はわずか30~60日だという。そこからIEEEで最終的にめるまでに数カ月要するが、以iに比べれば圧倒的に]くなり、Y化をk段と]く進められるようになってとしている。
AccelleraでY化を進めてきた格には、IEEE1800 SystemVerilogをはじめIEEE1850 PSL (Property Specification Language)、アナログやミクストシグナルなどのLSIv路をWくのに要な言語のY化だけではなく、最Zの低消J電化のための設フォーマットやインターフェーステストの統kなどもある。加えて、相互運性(interoperability)のY化も進めている。たとえばIPを検証するためのVIPについても、それをどのメーカーも再W(w┌ng)できるようにするための動も行っている。
半導ICの最Zのj(lu┛)きなトレンドのkつである低消J電化に瓦靴討IEEE P1801 Unified Low Power Format (UPF)をAccelleraで定し、IEEEに諮っているところで2008Q後半にはIEEEの格になるという。SoCロジックのテストに関してもテストデータの圧縮フォーマットIEEE P1450.6.1 Open Compression Interface (OCI)も同様に後半の定を待っているXだとAccellera会長でSun Microsystems社Fronted Technologies & OpenSPARC靆腑轡縫▲妊レクタのShrenik Mehtaは語る。
こういった新\術をY化しなければ、たとえばテストデータを圧縮するのにその圧縮アルゴリズムを開発してもO社で作るのでは外Rに作ってもらう場合にはY化していなければ時間がもったいない。こういったテストデータの圧縮アルゴリズムなどの\術を開発してもSoCチップの差異化には何らTびつかない。こういった作業こそY化して外Rに依頼できるU(ku┛)を作っておくことがL(f┘ng)かせない。
今のところ盜颪離帖璽襯戰鵐澄次半導メーカー、IPベンダーを中心に27社が参加しているが、日本からはJEITAが参加しているという。