45nmチップ最jの設課は配線と、MentorのW. Rhines述べる
65nm、45nmへと微細化が進むにつれ、LSIの駘層設、に配線設が_要になってくる。配線の細りや線をこさないようにするためのプレッシャーは極めて高くなってくる。Globalpress Connections社主のElectronics Summit 2008の基調講演で述べた、Mentor GraphicsのCEOであるWalter Rhinesは、ESL(electronic system level)ツールの来性はAうものの、gの課は配線のマルチコーナー問だと述べた。

応も高機Δ侶搬單B機バースバンドやアプリケーションプロセッサを搭載したSoC設、グラフィックスチップやIPなど配線のコーナーの要性はますます高まってくる。まだ主の45nmの配線設ツールではj}、中小と関係なく誰でも同じスタートラインに立ったベンチャー企業と同じだとも同は述べた。
配線パターンが露光する光のS長(193nm)よりもはるかに]くなると、光がマスクパターンの隙間に入っていかなくなるため、設通りのパターンを作ってもその通りにW^されない。極端にMしいのは長さの]い科Cのパターンだ。これだと65nmで限cに来る。もちろん、OPC(optical pattern correction)ではするものの、の幅が里なりすぎ、適切なパターンはもはやWくことが困Mになる。
LSI設分野では、岼未離轡好謄狎濕から考え直すことのできる、ESL(electronic system level)ツールがZQ、R`されており、このSummitでもパネルディスカッションに組み込まれていたが、EDAメーカーは次期尚早と、冷やかであった。ESLツールとは、システムのアーキテクチャを変えてみて、最適な性Δ鰓uるということができないか、という要求をかなえてくれるはずだと期待はされている。Mentor GraphicsのWalden Rhinesは、ESLツールの来性はAうものの、今すぐgの課としては配線のマルチコーナーの問を最優先している。