MIPSがCPUコアをAptivブランドに統k、3ファミリの新IPをライセンス発売
MIPS TechnologiesはこれまでCPUコアを34Kシリーズや74Kシリーズと数C(j┤)をベースに@を@けてきたが、このほどAptivシリーズに統kすることをめた。同時にハイエンドからミッドレンジ、ローエンドに至るまでの新しいファミリも発表した。

図1 MIPSが新しいAptivブランドを確立、ポートフォリオを充実
出Z:MIPS Technologies
MIPSはこれまでARMに押されながらもセットトップボックス向けSoCのプロセッサコアとして地位を築いてきた。ARMは携帯電B向けの32ビットコア、MIPSは高性Δ鮗膣磴箸靴64ビットコア、という区分けがOにできていた。ARMはARM7からARM9、ARM11、Cortex Aシリーズ、Cortex MシリーズCortex Rシリーズへと広げてきたのに瓦靴董MIPSも今v、ハイエンドのproAptivファミリ、ミッドレンジのinterAptivシリーズ、ローエンドのmicroAptivと@をDえてきた。
proAptivファミリは、プロアプティブと発音し、問を先Dりして行動するというT味のProactive(プロアクティブ)を連[させる。ベンチマークテストでは、EEMBC(エンバシーと発音)が定めたベンチマークでは4.4 CoreMark/MHzとなり、業cトップの性Δ世箸いΑDhrystoneベンチマークでは3.5 DMIPS/MHzで、ARMのハイエンドコアCortex-A15と同じ度だとしている。コア数は1〜6個官できる。スーパースケーラ、Out of orderなどのアーキテクチャを内邸拡張仮[アドレッシング(EVA)、高]浮動小数点ユニット(FPU)機Δ鯑鼎靴討い襦L2キャッシュ内鼎靴討い襦
ちなみに、EEMBCは、Dhrystoneベンチマークよりも幅広いアプリケーションに渡って性Δh価するシステムであり、プロセッサコアの性Δh価するのに適しているといわれている。Dhrystoneでは約300命令でh価しているのに瓦靴董EEMBCは70万命令での機Δh価する。来のDhrystoneは300命令に合わせてチューニングすることができるため、実際のプロセッサのh価とは異なるといわれていた。EEMBCは70万命令もあるためチューニングはできない。さまざまなアプリケーションを走らせてそれらの平均値を採るベンチマークである。
interAptivファミリはインタラプティブと発音し、機械とBしながら作業していくというT味のinteractive(インタラクティブ)を連[させる。1コアでマルチスレッドを実行でき、EVA機Α1次キャッシュのコヒーレンシを保つコヒーレンシマネージャ(CM)を内鼎靴討い襦1〜4コアまで官できる。性Δ郎能j(lu┛)3.2 CoreMark/MHz、1.7 DMIPS/MHz。
microAptivファミリはに何かを連[させるネーミングではないが、DSPアクセラレータとセキュリティ機Δ鯑鼎靴織轡鵐哀襯灰△如▲泪ぅロコントローラ(マイコン)向けの仕様となっている。性Δ蓮∈能j(lu┛)3.1 CoreMark/MHz、1.57 DMIPS/MHz。
これらのハイエンドからローエンドまで揃えたCPUコアは、4つの応分野ごとに3つのファミリを使えるように広げた(図1)。すなわち、モバイル、ホームエンターテインメント、ネットワーク、組み込みシステム、という4つのj(lu┛)きな応分野にどのファミリも当てはめるようにしている。例えば、組み込みUでは、proAptivはカーエンターテインメントLSI向け、interAptivは衝突vcLSIやパワートレインLSI、SATA/RAID/SSDなどのストレージLSIに向ける。microAptivはマイコンや噞、スマートメータLSI、O動ZならボディLSIなどに向くとしている。
MIPSがT識している合は、例えばproAptivはARMのCortex-A15であり、インフラUのネットワーク機_(d│)向けLSIや、ハイエンドのタブレットやスマートフォン向けのアプリケーションプロセッサへの集積を狙っている。最新のタブレットやスマホではブラウザをストレスなく高]に動かすために、例えばnVidia 社のTegra-3アプリケーションプロセッサは、クワッドコアCortex-A9を集積し、ブラウジング処理などに使っている。MIPSがu(p┴ng)Tとしてきたセットトップボックス向けのLSIでも、例えば家庭内の機_(d│)をつないでビデオを共~できるDLNA(Digital Living Network Alliance)格に拠したホームサーバなどから、タブレットやテレビなどへストレスなく転送するというも狙っている。
図2 ハイエンドのproAptivファミリはCortex-A15相当ながらC積は半分
出Z:MIPS Technologies
proAptivは、Cortex-A9の屬Cortex-A15相当である。同kプロセス、同k構成などの条Pで比べるとCortex A15の半分のC積でチップにインプリメントできるとしている。このためコヒーレンシを揃えたL2キャッシュメモリをeちながら、proAptivはクアッドコア構成にして性Δ鬟妊絅▲襯灰構成の2倍に当たる14,000 DMIPSに高めることができるという。
CPUコアは、最j(lu┛)6コアまで拡張でき、Qコアのメモリコヒーレンシを管理するコヒーレンシマネージャv路を搭載している。さらにDMAなどのようにIOのコヒーレンシも管理するユニット(IOCU)をこれまでの1個にとどまらず、(j┤ng)来のバンド幅の拡張に△┐2個搭載している。さらにテスト容易化v路として、デバッグのJTAGポートをチップ外からも使えるようにするためのトレースv路も集積している。的な割り込みコントローラユニットは最j(lu┛)256個の割り込みをpけけられる。
コヒーレンシマネージャにもL2キャッシュを搭載して、CPUに瓦靴1:1のクロックで動作するようになった。このため今vの2世代のコヒーレンシマネージャは、レイテンシを半分に(f┫)らすことができた。L2キャッシュ容量は来の256Kから最j(lu┛)8Mバイトまで\(d┛ng)している。
その他、低消J電のinterAptivファミリや、マイクロコントローラ(マイコン)応のmicroAptivファミリなども、それぞれの性Α機Δ魴eち、いずれも5月20日からライセンス可Δ砲覆辰拭microAptivは現在、攵僯Δ任△襪、proAptivとinterAptivの両ファミリの]は2012Q中頃に可Δ砲覆襪箸靴討い襦