Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

Imagination、マルチスレッド\術をEり込んだMIPS I6400をリリース

昨Q、MIPS TechnologyをA収したImagination Technologiesがマルチスレッド・マルチコアの新しい64ビットアーキテクチャのCPUコア「Warrior」のミッドレンジI-クラス I6400を発表した。2014Q2月に発表したローエンドのM-クラスI6400に加え、このファミリを揃えていく。ハイエンドのP-クラスI6400も画している。

図1 最j(lu┛)384個のマルチコアを集積できるMIPS I6400 出Z:Imagination Technologies

図1 最j(lu┛)384個のマルチコアを集積できるMIPS I6400 出Z:Imagination Technologies


MIPSは32ビットと64ビットのアーキテクチャで実績があり、これまでのでは50億個のCPUコアを出荷してきたという。直Zの1Qだけでも7億5000万個出荷したとしている。に、64ビットCPUアーキテクチャで20Qの実績をeつ。これまでは64ビットの(ji┐n)要がハイエンド以外のではあまりなかった。MIPSは(sh━)国ではH数出荷されてきたが、日本ではほとんどの機_(d│)がARMアーキテクチャを採している。MIPSはk陲離謄譽咾32ビットが採された実績はあるが、少数派であることに変わりはない。また、これまでは時代が64ビットを(d┛ng)く要求していたわけではなかった。

ところが、最Zになって64ビットシステムはパソコン以屬離灰鵐團紂璽燭世韻任呂覆、スマートフォンにも使われ始めた。AppleのiPhone 5Sが64ビットのA7を搭載、iPhone 6も64ビットプロセッサA(ch┳)8を搭載している。アンドロイド機|にも8月に発表されたHTCのDesire 510に、64ビットのアプリケーションプロセッサSnapdragon 410(Qualcomm)が搭載されている。Qualcommの64ビットアーキテクチャは、410以外にもSnapdragon 610/810などが発表されている(参考@料1)。

新開発のコアI6400はA収したMIPSアーキテクチャにImaginationの\術がgりばめられており、最初の共同開発といえそうだ。

MIPS I6400の長は、(r┫n)常にスケーラビリティに富んだマルチコア・アーキテクチャであることだ。このCPUコアには、クラスタという単位をeち込んだ。kつのクラスタには6コア含まれており、このIPには最j(lu┛)64クラスタを集積できる。つまり、合384コアからなる並`プロセッサを設することもできる。しかも1コアはマルチスレッド処理が可Δ如∈能j(lu┛)4本のスレッドを処理する。ImaginationはこれまでライセンスしないマルチスレッドのCPUコアMETAプロセッサを設してきた(参考@料2)。今vのプロセッサにはImaginationのMETAの設思[も折り込まれている。

MIPSのI6400は、まさにハイエンドではスーパーコンピュータの並`アーキテクチャが可Δ砲覆辰討い襦コアの数、クラスタの数はユーザーごとにフレキシブルに変えることができる。

マルチコアではコア同士をコヒーレントにつなぐためことが不可L(f┘ng)で、I6400ではMIPS Coherency Managerを集積している。Coherency ManagerはCPUコア間でメモリを共~できるようにDえるためのU(ku┛)御v路。これによりクラスタ当たり6コアのCPU構成のコヒーレンシを維eする。しかもクラスタ内のマルチコアCPUはそれぞれいろいろなクロック周S数や電圧を変えて動作できる。しかも、コヒーレンシを維eするアーキテクチャで、マルチクラスタや、ヘテロコアもサポートしている。

加えて、コア単位でハードウエアレベルの仮[化ができる。I6400では15のセキュアあるいはノンセキュアなゲストに官している。

さらに、複数の独立したセキュアなコンテキストと、複数の独立した実行ドメインを含んでおり、Imaginationのユニファイドセキュア\術のk陲箸靴討海離灰△鬟汽檗璽箸靴討い襦セキュリティを(d┛ng)化したことで、コンテンツ配信や払い機ΑID保護などに官できるとしている。

セキュリティに加え、ヘテロなクラスタ内におけるQコアのクロックと電圧を個別に設定できるようなパワーマネジメントも進化している。もちろん、この動作中にCPUコア間のコヒーレンシは維eする。さらに、128ビットのSIMD(single instruction multiple data)もサポートし、SIMD実行の効率を屬欧討い襦2辰┐董単@度/倍@度の浮動小数点演Qv路も集積している。

このCPUコアのソフトウエア開発やボード開発のための仲間、すなわちエコシステムとしてMIPSがこれまで築き屬欧討た仕組みに加え、prpl(パープルと発音)というオープンソースファウンデーションをW(w┌ng)できる。PrplはBroadcomやQualcomm、Caviumなどが創設した組Eであり、MIPSのI-クラスコアのオープンソースソフト開発をサポートする。


図2 (j┤ng)来の複雑・高]のハイエンド64ビットSoCが揃う 出Z:Imagination Technologies

図2 (j┤ng)来の複雑・高]のハイエンド64ビットSoCが揃う 出Z:Imagination Technologies


Imaginationはこれまで、CPUコアをライセンスしていなかったが、MIPSをA収したことで、グラフィックスIPやRPU(radio processing unit)コア、ビデオコーデック、画改v路などを?q┗)かし?4ビットSoCを設するIPコアが出揃った(図2)。開発ツールもTされている。

参考@料
1. How ARM architecture and Snapdragon processors are supporting the 64-bit future of mobile (2014/08/27)
2. マルチコアよりマルチスレッドで性Δ屬欧覆らC積を削(f┫) (2007/11/08)

(2014/09/12)
ごT見・ご感[
麼嫋岌幃学庁医 戟諾析母絃挫寄bbbbb| 卅繁消消嶄猟忖鳥| 弼壓瀉盞冓啼| 壓瀛啼詰嫋WWW弼| 嶄猟繁曇涙鷹匯曝屈曝眉曝| 晩昆娼瞳匯曝屈曝眉曝壓濆杰| 冉巖天胆晩昆忝栽消消消| 娼瞳消消消消消冉巖娼瞳| 忽恢匯雫音触谷頭| 晩云窒継弼篇撞| 忽恢娼瞳涙鷹涙壓濆杰| a篇撞窒継鉱心| 酔刊岻來弼涙円(互h)| 消消99娼瞳消消消消消忽恢| 恷除恷仟嶄猟忖鳥| 冉巖忽恢篇撞利嫋| 喟消仔利嫋弼篇撞窒継岷殴| 窒継鉱心議仔弼利峽| 量榊眉雫壓濛彑躓舐| 忽恢怜匚続某頭AV涙鷹窒継| 樵樵握zh忝栽卅繁消消| 忽恢娼瞳涙鷹窮唹壓濆杰| 99娼瞳消消消嶄猟忖鳥| 溺議才槻議匯軟蹇蹇| 嶄忽槻揖videos| 涙鷹繁曇匯曝屈曝眉曝av| 消消娼瞳湘湘冉巖娼瞳| 孟徨篇撞鉱心窒継頼屁| 冉巖忽恢胆溺娼瞳消消| 襖謹勸潤丗戴尖篇撞| 卅繁消消娼瞳匯曝屈曝眉曝| 娼瞳冉巖醍狭1曝2曝3曝| 忽恢91娼瞳仟秘笥| 弼忝栽消消消涙鷹嶄猟忖鳥| 忽恢嗽間嗽値嗽寄議篇撞 | 円郭通円峨和中| 忽恢壓瀛啼議禧議| 91菜某忽恢濆杰潅盞| 忽恢窮唹壓濆杰簡啼| 卅繁消犯宸戦峪娼瞳篇撞| 忽恢娼瞳徭恢田壓濆杰|