Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

EDAの中のニッチx場に食い込み、々最新版を提供する湾SpringSoft社

デジタルLSIの設検証ツールと、カスタム・レイアウトエディタに化するSpringSoft社が二つの新を発表、アグレッシブに売り込みをかけている。湾と盜颪砲修譴召賈楴劼くSpringSoft社は、A収を繰り返してきたZ型的なEDAベンダー。だが、独のニッチマーケットに集中する同社の戦Sは湾企業らしいやり気任△蝓日本企業とはく異なる。

もともと検証とレイアウトの二つの分野に咾った創業vが1996Qに作った会社であるため、この二つの分野を啣修靴覆ら成長させている。会社は湾発の最初のEDA企業である。創業vはDracuraと}ばれたEDAツールを]販売していたECAD湾出身。そのECADとケーデンス湾のメンバーがk緒になってできたのがSpringSoftである。インタビューしたSpringSoft USAの社長でありワールドワイドコーポレートマーケティングVPのScott Sandlerはその後、ケーデンスから加わった。

SpringSoft USA Scott Sandler


湾のEDAツールをどうやって盜颪籠本で売るか。セールスチャンネルを設けるため盜颪Novasという@の企業を作り、VerilogデバッガDebussyを作って販売した。その後、財基盤がしっかりwまり、\術的にも咾なったため1999Qに湾の証wD引所に崗譴靴。2007Qに独Oブランドを作ることをめ、SpringSoftとした。今は湾と盜颪頬楴劼き、世c中に販売チャンネルをeつグローバル企業になった。顧客は700社。

デジタルLSIの検証ツールとしては、このほどSystemVerilogテストベンチ(SVTB)のデバッグをサポートするVerdiO動デバッグシステム最新版を発表した。SystemVerilogとは、もともとハードウエア記述言語であるVerilogを検証にも使えるように拡張した言語である。b理を記述している文章にデバッグがないかを検証するためのツールがVerdi。テストパターン(テストベンチ)をSystemVerilogで收し、そのSVTBのバグを除去する作業がここで言うデバッグである。このデバッグ作業をO動化し、テストベンチデータを効率よく記{しシミュレーションした後にデバッグすることでやりDりのv数をらし検証サイクル時間をらしたのがVerdi最新版だ。


Verdi最新版


このVerdiではバグをO動的にトレースし見つけてくれるためエンジニアはデバッグ時間を]縮できる。それもS形だけではなく、トレースやX図でもしてくれる。これまでは、テストベンチをSystemVerilogで作成する場合でも~単ではなかった。ソフトウエア的にデバッグ出来る\術が求められていた。

Verdi最新版では、構]化されたメッセージをベースにしており、独O仕様でテストベンチ作成を理解しやすいツールだとしている。このため、デバッグを何度もインタラクティブにやりDりする要が少なく、時間を]縮できるという。

レイアウトがv路図通りになっているかをチェック

k機▲妊丱奪哀帖璽襪箸く関係のない、カスタム・レイアウトエディタとしてはLakerプロセスデザインキットをUMCの65nmプロセスに官できる最新版を発表している。これはアナログやミクストシグナル、RFなどの設に向くカスタム設ツールである。カスタムICにかかる時間の30〜50%がレイアウトだとSandlerは言う。このレイアウトが適切かどうかを確かめるツールがPDK(プロセスデザインキット)である。

SpringSoftのLaker PDKは、DRC(デザインルールチェック)エンジンをeち、ルールドリブンのレイアウトと、v路図ドリブンレイアウトを行い、作りつけの配線作成もある。DRCは配線幅や間隔、ビアやコンタクトなどの枠の幅などをチェックするもので、LVS(レイアウトv路図)はレイアウトがトランジスタv路と合っているかどうかをめるツールである。v路が微細化するにつれ、チェック項`はうなぎのぼりに\え、180nmと65nmの高周S(RF)v路で比較した例ではDRCは180nmだと4016行だったが65nmでは2万3464行に\え、LVSは180nmで3867行が2万5574行にまで膨らんでしまう。


Laker Custom IC Layout System


Laker PDKでは、トランジスタをいくつか含むPCell(パラメータ化されたセル)v路としてpyCellとtcl PCell、MCellの3|類の基本セルもeつ。Pycellはk般的にどのファウンドリもサポートする@セルで、tcl PCellは昔からある基本的なセルだが、Q社、\術ノードごと、ファウンドリプロセスごとに定Iし直さなければならない。MCellはLaker独のセルで、v路図ドリブンレイアウト(SDL)フローにおいてその便Wさが擇てくる。MCellはO動的に最小C積と最]配線のレイアウトを出してくれ、しかもDRCもLVSもパスできる理[的なレイアウトになるもの。コンタクトやビアホール、ガードリングなど微細化でレイアウトが厳しくなるような所に配すると効果的だ。


Parameterized Devices for Laker


今v、湾ファウンドリのUMC社の65nmプロセスに合うPDKをUMCと共同で開発、65nmのミクストシグナルやRFv路、アナログv路などの開発に嗄なツールを提供することになった。


(2009/05/18 セミコンポータル集室)

ごT見・ご感[
麼嫋岌幃学庁医 91冉巖忽恢撹繁娼瞳和墮| 冉巖撹AV繁頭壓濆杰ww| 編心91牽旋曝悶刮曝120昼| 忽恢徭裕壓濺直瞳犯| 匯曝屈曝眉曝戴尖互賠| 涙呱鱗畠科厘瓜豪築槻笥垢畠科| 冉巖忽恢撹+繁+忝栽| 際際夊晩晩夊匚匚夊2022醍狭| 膨拶忽恢娼瞳喟窒継| 続亜続亜続壓瀛啼飢シ| 忽恢娼瞳撹繁利| 97壓瀛啼犠瞳| 挫祐湊海湊侮的棒厘阻篇撞| 戟諾埓岱絃匯曝屈曝眉曝| 晩昆娼瞳窮唹壓濆杰| 冉巖忽恢娼瞳撹繁消消| 際際弼玻玻際際際際av| 巷住概朔概恙議決髄塰| 弼稱啼虐斛濆杰| 忽恢來伏住xxxxx窒継| 538娼瞳篇撞壓濆杰| 壓濂賛匯曝屈曝眉曝晩昆| 麼繁某沃重和議駄単藍伊笛 | 娼瞳忽恢蕚直壓濆杰| 忽恢嗽弼嗽訪嗽缶爾壓濂シ| 2020忽恢天巖娼瞳篇撞| 忽恢醍狭娼瞳消消匯屈眉| 匯雫寄仔胆溺窒継殴慧| 仟歎署匿岻握笛1忽囂壓濆杰| 湘湘犯宸戦脅頁娼瞳| 天胆匯雫返字窒継鉱心頭| 冉巖天胆嶄猟晩昆屈曝匯曝| 娼瞳忽恢撹繁冉巖怜匚牽旋| 忽恢消篇撞鉱心| 禪枷雫天胆忽恢娼瞳| 忽恢涙孳飢嗽仔嗽訪互賠篇 | 晩云娼瞳篇撞匯曝屈曝眉曝| 冉巖av及匯匈忽恢娼瞳| 髄勸天胆爾秤來xxxx| 溺舞丕雑皮桟距縮| 忽恢撹繁冉巖娼瞳涙鷹楳楳課圻|