ザイリンクス、3D-IC、SoC、FPGA}法で28nmから20nmへ々

ザイリンクスが28nmプロセスの1世代FPGAから、20nmプロセスをWする2世代FPGAを積極的に進めている。2四半期(4~6月)には早くもテープアウトする画だ。TSMCをファウンドリとして]を依頼し、その設ツールを3月中にはTする。 [→きを読む]
» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)
ザイリンクスが28nmプロセスの1世代FPGAから、20nmプロセスをWする2世代FPGAを積極的に進めている。2四半期(4~6月)には早くもテープアウトする画だ。TSMCをファウンドリとして]を依頼し、その設ツールを3月中にはTする。 [→きを読む]
プロセッサIPベンダートップのARMがポートフォリオを広げている。「kつのプロセッサではての応を最適化できない」(同社Embedded Processors担当バイスプレジデントのKeith Clarke)からだ。マイコン応のCortex-Mシリーズに加え、携帯機_のアプリケーションプロセッサに向けたbig.LITTLEアーキテクチャ、サーバなどのハイエンドプロセッサCortex-A50シリーズなどへと拡張しけている(図1)。 [→きを読む]
今や、シリコン半導駘でまる定数まで狂わないように設する時代に入った。電気O動Z(EV)のバッテリマネジメントICの@度を極限まで{求し、R定電圧誤差±0.04%以内という次世代のバッテリマネジメントIC「LTC6804」をリニアテクノロジーが開発した。システムとv路、半導駘を理解していなければ設できない新である。 [→きを読む]
ごく普通の空間に映機Σ気魃任圭个晃学システムをアスカネットが開発した(図1)。格子Xのミラーを使って、画気魘間に映し出す。点を空間のk平C屬帽覆蟾めるように反oミラーを工夫することで実現した。空間屬鳳気箍気鮴^し込む夢のディスプレイの実現にk歩Zづく。同社はCEATEC2012でtした。 [→きを読む]
オーディオ\術はもはやsれた\術、と思っていないだろうか。昔のアナログオーディオは確かにsれた\術。真空管をUかしむマニアはいる。しかし、デジタルオーディオはスマートフォンが登場してからjきく変わろうとしている。オーディオコーデックとその周りにLを入れ込むことでユーザエクスペリエンスをlかにできる。スマホを差別化するためのオーディオ向けIPベンダーを2社紹介する。 [→きを読む]
MIPS TechnologiesはこれまでCPUコアを34Kシリーズや74Kシリーズと数Cをベースに@を@けてきたが、このほどAptivシリーズに統kすることをめた。同時にハイエンドからミッドレンジ、ローエンドに至るまでの新しいファミリも発表した。 [→きを読む]
メンターグラフィックスは、高]のエミュレータVeloce2と、SoCの周辺インターフェースv路をソフトウエアで検証するツールVeloce VirtuaLABをリリースした。エミュレータは、膨jな時間がかかるソフトウエアのシミュレーションの代わりにハードウエアを組んで「シミュレーションする」もの。Veloce2もVeloce VirtuaLABも時間のかかる検証作業を]時間で行うための開発環境である。 [→きを読む]
2012Q7月12日からロンドンオリンピックが始まる。オリンピックでMつためにアスリートはどのようなトレーニングを行い、どのような身に仕屬欧要があるのか。ボディセンサネットワークと信ス萢、アルゴリズムの開発などICT\術を~使して、理[的な身性を{求するセンサシステムの研|が英国インペリアルカレッジで行われている。 [→きを読む]
センサ\術が2世代を迎えている。来のセンサ\術動向では、駘量を電気量(電圧や電流)に変換するデバイス単に点が当たっていた。2世代では、センサがシステムとkになってシステムをより便Wに使え、より詳細に解析でき、より確にU御できるようにエコシステムを構築する。2世代センサシステムにDり組む英国スコットランドのX況を紹介する。 [→きを読む]
c攀×_で盜餾能jのt会であるCESが現地時間で日(10日)から始まる。本日9日は、そのプレビューとして、いくつかの企業の記v向けの説会に出た(図1)。世c中の記vが集まったため、記v会見の1時間もiから並ばなければ会場に入れないというを引きこした。中でもサムスンの発表は圧巻だった。なんと2時間待ちである。しかも新のオンパレードであった。 [→きを読む]