Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(]・検h)

ハイエンドのリアルタイムオシロをテクトロが発売、高]シリコンのh価に

櫂謄トロニクス(Tektronix)社は周S数帯域33GHz、2チャンネルでサンプリング周S数100Gサンプル/秒というハイエンドのリアルタイムオシロスコープを発売した。R定_はRすべき試料のeつ性をカバーしなければならないため、ただでさえ高性Δ求められるがこのオシロの設にはIBMの高]SiGeバイCMOS\術を使った。

図1 カギとなった130nm SiGeバイCMOS\術とMCM、X設 出Z:Tektronix

図1 カギとなった130nm SiGeバイCMOS\術とMCM、X設 出Z:Tektronix


IBMのハイエンド8HPプロセスは130nmのSiGeバイポーラとCMOSを組み合わせた\術である。8月2日から発売するこのリアルタイムオシロは、最Z、高]シリアルインターフェースが\えてきたため、その伝送時のアイパターンを莟Rしたり、レーダー画気筌船磧璽彿儡慌気鮃]に処理したりするが\えてきたことに官する。同社Performance Oscilloscope靆腓Marketing ManagerのDavid Finkによると、同社はストレージ分野では12GbpsのSAS開発に、半導]メーカーは4レーンの10Gbpsか25GbpsのEthernet開発に、光通信分野ではDP-QPSKプロジェクトで4チャンネルのADC開発に、という差腓帽]の信S形を見たいという要求がH数あったという。

こういったニーズに官するため、このハイエンドオシロDPO/DSA7000Dシリーズを開発した。高]信、鬟汽鵐廛螢鵐阿靴銅集するため、半導チップに加え、MCM(マルチチップモジュール)もIBMと共同で開発した。2個のプリアンプと1個の8段インターリーブして100Gサンプル/秒のICを8HPプロセスで]し、X交換_を搭載した放Xも設した(図1)。

入は4チャンネルあり、いずれも33GHzの帯域をもち、サンプリングレートも100Gサンプル/秒を提供する。立ち屬り時間は9psと高]で、S形Dり込みレートは30万S形/秒と]い。高]にしながらノイズをらし、ジッターは250ps以下。信・灰径、絶縁フィルムの厚さ、など同軸ケーブルも失をらすように最適化した。


図2 4チャンネル入の33GHz、100Gs/sの高]オシロ 出Z:Tektronix

図2 4チャンネル入の33GHz、100Gs/sの高]オシロ 出Z:Tektronix


半導メーカーに瓦靴討論濕テープアウトして]プロセスから出来屬ってくるファーストシリコンのh価に向くとしている。また光通信の変調解析においてもQPSK変調で240Gbpsを莟Rできるとしている。ストレージオシロとして1チャンネル当たり250MポイントのS形を蓄えられるメモリー容量をeつ。高]でち密な信、魏鮴呂垢襪燭瓩法MATLABやLabVIEWなどのツールにデータを}渡すことも可Δ箸いΑ2然覆33GHz、100Gs/s機が3040万と3280万、25GHz、100Gs/s機が2350万と2480万のそれぞれ2機|ずつある。

(2011/08/02)
ごT見・ご感[
麼嫋岌幃学庁医 磔碕垪匯曝屈曝壓濆杰| 磔碕垪弼篇撞壓| 忽恢天胆va天胆va秉斤斛| 晩云a‥壓濂シ展瀁| 検薦唹垪天胆眉雫晩云眉雫| 匯円阜斧遊匯円酔堀喚賑咄撞圻蕗| 冉巖忝栽匯屈眉| 忽恢眉雫嶄猟忖鳥| 忽恢娼瞳匚寂篇撞秉| 姙槻66lu忽恢壓濆杰| 晩云蒙仔蒙弼aaa寄頭窒継| 槻繁涌溺繁俤俤只鮫畠鹿| 忽恢壓濔瞳秉饗藏| hdmaturetube母溺xx篇撞昆忽| 消消消消涙鷹娼瞳忽恢H強只| 冉巖娼瞳徭恢田壓濆杰| 冉巖天胆繁撹忝栽擬砂| 坪符繁曇篇撞忽坪| 忽恢忽恢娼瞳繁壓瀛| 忽恢娼瞳VA壓濆杰肝淆覯賛| 涙繁篇撞壓濆杰潅盞儔シ途惟| 天胆忽恢撹繁娼瞳匯曝屈曝眉曝| 爾秤利嫋壓濆杰| 槻溺揖型値倉涙孳飢強蓑夕| 勸雑篇撞壓濆杰潅盞儿杰閑醫 | 91寄舞娼瞳利嫋壓濆杰| 嶄忽戎弌嚥菜繁賞寄住| 湘湘犯宸戦脅頁娼瞳| 冉巖忽恢娼瞳忝栽消消利大| 卅繁税繁忝栽利| 窒継心匯雫恂a觴頭消消| 忽恢嶄猟忖鳥岱繁戴壓濆杰| 亜!漑漑~亜!喘薦~酔泣篇撞窒継| 忽恢侮匚牽旋壓濆杰翰嫋| 忽恢娼瞳篇撞a| 忽恢鋼壓濆杰簡啼| 富絃嶄猟忖鳥岱鷹冉巖唹篇| 滔田徭田晩昆娼瞳| 晩云岱尖戴頭壓濆杰諌纂| 晩昆壓瀛啼誼盞| 晩昆壓灑西鍛盞儔シ|