Semiconductor Portal

» セミコンポータルによる分析 » \術分析

ワーストケース法より確に、モンテカルロより]時間にシミュレーション

プロセスのばらつきを来のベストケース/ワーストケースのモデルよりも確に、しかも局所的なばらつきはモンテカルロ法よりも高]にQするといった、「良いとこどり」の2世代統的バラツキ設ツールSolidoSTATを、開発したカナダのSolido Design Automation社がアジア企業に向け積極的な勢をかけている。

2005Qに設立したばかりのSolido社のは、プロセスのばらつきによるトランジスタのパラメータのばらつきをシミュレーションすることで、どのプロセスが最も敏感なのか、どのトランジスタが最も敏感なのかを瑤襪海箸できる。トランジスタやパターンの∨,鴃Tしたり、v路構成をTし、最適な設を行うことができる。


Silicon Phenomena Causing Process Variation


リソグラフィやエッチングなどプロセスのバラつきがあると、そのウェーハに渡る統的なばらつきはさらに広がる。加えて、トランジスタやコンタクトなどがZづくことによる影xもある。これらすべてをシリコンに焼きけると最初のプロセスのばらつきからシリコン屬里个蕕弔はjきくなってしまう。このため、当初狙っていたスペックのJ囲に収まらなくなり、歩里蠅低下する。シミュレーションでプロセスばらつきをできるだけ確にしかも]時間で見積もりたい。

Solidoは、SolidoSTATシミュレータのアルゴリズムについてはらかにしないが、ベルギーj学で研|したエンジニアが開発したものであり、インテリジェントデータマイニングをWし、シミュレーションを何vか繰り返し実行するという。


Solido社社長兼CEOのAmit Gupta

Solido社社長兼CEOのAmit Gupta

トランジスタレベルのばらつきを解析するため、デジタルLSIだけではなくミクストシグナルやアナログLSIにも~効であるとしている。設時間を]縮できるだけではなく、バラツキをワーストケースで考える要がないため、消J電は10~15%削できると、同社社長兼CEOであり共同創立vでもあるAmit Guptaは語る。トランジスタやブロックのレイアウトを最適化できるためC積も同じ度削できると同はける。

ごT見・ご感[
麼嫋岌幃学庁医 歓握涙孳飢h扉強只壓濂シ| 91娼瞳畠忽窒継鉱心根俤課| 晩昆壓a篇撞窒継殴慧| 冉巖娼瞳嶄猟忖鳥涙鷹築孟| 娼瞳牽旋篇撞匯曝屈曝眉曝| 忽恢溺繁91娼瞳犹犹犹犹| 91弼壓濆杰| 溺繁斑槻繁窒継涌訪30蛍嶝| 嶄猟忖鳥繁曇及匯曝| 晩昆忽恢天胆娼瞳忝栽屈曝| 冉巖繁撹卅繁撹忝栽利消消消| 犯re99消消娼瞳忽99犯| 怜匚消消消消消| 弼忝栽消消消涙鷹嶄猟忖鳥襖謹| 忽恢自瞳醍狭91壓| 2021忽恢醍狭丞勧箪郊利| 侃篤溺及匯肝冉巖18蛍嶝| 匯雫谷頭aaaaaa篇撞窒継心 | 忽恢戴娼瞳匯曝屈曝眉曝壓濆杰 | 爺銘利www爺銘壓炯編| 忽恢晩昆匯曝屈曝眉曝壓濆杰| 冉巖晩昆a▲壓瀛啼| 蒙雫廉廉繁悶444WWw互賠寄季| 臼戯早壓濔瞳篇撞| 析弗貧仁柳d融隼瓜蝕欺恷寄篇撞 析弗低和中挫物挫侮篇撞 | 忽坪娼徭瞳瀲伺91| japanese忽恢互賠醍狭| 唹咄枠傑撹繁彿坿| 嶄猟忖鳥冉巖弼夕| 涙孳飢牌俟提俟爾稜篇撞| 消消寄穢曾斤敞墨濆恢h| 恷除嶄猟忖鳥娼科篇撞| 冉巖窒継繁撹壓瀛啼宜杰| 天胆晩昆忽恢娼瞳忝栽| 冉巖娼瞳涙鷹忽恢| 値槻値溺細烟篇撞利嫋| 窒継匚弼麟暴繁唹垪壓濆杰| 娼瞳涙鷹匯曝屈曝眉曝握圀| 亜v壓瀉盞儿杰| 析望字冉巖娼瞳唹垪| 忽恢91壓|晩昆|