ワーストケース法より確に、モンテカルロより]時間にシミュレーション
プロセスのばらつきを来のベストケース/ワーストケースのモデルよりも確に、しかも局所的なばらつきはモンテカルロ法よりも高]にQするといった、「良いとこどり」の2世代統的バラツキ設ツールSolidoSTATを、開発したカナダのSolido Design Automation社がアジア企業に向け積極的な勢をかけている。
2005Qに設立したばかりのSolido社のは、プロセスのばらつきによるトランジスタのパラメータのばらつきをシミュレーションすることで、どのプロセスが最も敏感なのか、どのトランジスタが最も敏感なのかを瑤襪海箸できる。トランジスタやパターンの∨,鴃Tしたり、v路構成をTし、最適な設を行うことができる。
リソグラフィやエッチングなどプロセスのバラつきがあると、そのウェーハに渡る統的なばらつきはさらに広がる。加えて、トランジスタやコンタクトなどがZづくことによる影xもある。これらすべてをシリコンに焼きけると最初のプロセスのばらつきからシリコン屬里个蕕弔はjきくなってしまう。このため、当初狙っていたスペックのJ囲に収まらなくなり、歩里蠅低下する。シミュレーションでプロセスばらつきをできるだけ確にしかも]時間で見積もりたい。
Solidoは、SolidoSTATシミュレータのアルゴリズムについてはらかにしないが、ベルギーj学で研|したエンジニアが開発したものであり、インテリジェントデータマイニングをWし、シミュレーションを何vか繰り返し実行するという。
トランジスタレベルのばらつきを解析するため、デジタルLSIだけではなくミクストシグナルやアナログLSIにも~効であるとしている。設時間を]縮できるだけではなく、バラツキをワーストケースで考える要がないため、消J電は10~15%削できると、同社社長兼CEOであり共同創立vでもあるAmit Guptaは語る。トランジスタやブロックのレイアウトを最適化できるためC積も同じ度削できると同はける。