Silistix社がクロックレス配線とリピータ導入でSoCの配線問を解
b理の検証やタイミングは常だったのに、タイミングエラーによってSoCチップが動作しなくなるというエラーが65nm以Tの微細化と共にこりやすくなっている。配配線のやり直しを含め、ユーザーとめた納期に間に合わなくなるという問が現実的になってきている。最初からタイミングクロージャーを考えて設しなければならない。これを可Δ砲垢襯帖璽襦CHAIN works2.0をSilistix社が発表した。
かつては配線といえば、ブロックからブロックへの中にあるゲートが問されたが、微細化と共に配線B^や容量によるや、シグナルインテグリティが問になっている。システムのタイミングクロージャーをはじめからめることがますますMしくなっている。
Silistix社のCHAIN(CHip-Area INterconnect)works2.0は、こういった問を解できる。このツールの考え気蓮配線をとおしてデータをIPブロックからIPブロックへ送るのにはクロックレス}法を使い、配線B^や容量の影xを和らげるために通信で使われてきた}段であるリピータ(中M_)v路を設ける。クロックレス(同期)でデータを配線屬鯆未靴徳るため、IPブロック間はハンドシェイクのプロトコルメカニズムでデータのやりDりを確認する。
配線を考えなくて済むだけではなく、バス合がなく、バスを通るH数のプロトコルやH数のクロック、性Δ離船紂璽縫鵐阿覆匹某牲个魍笋なくてもすむ。配線の長さはバンド幅に影xしない。
そのT果、IPからIPへのグローバル配線のためのグローバルクロックが不要、そのために消J電が30%る、配線数は少ない、IPに依Tしない、といったW点がある。さらに、が少ない分、性Δ屬る。同じSoCチップであれば50%性Δ屬るという。48配線屬縫轡好謄爛丱鵐鰭は32Gbpsにも及ぶ。バス幅ではないが配線本数は256本まで可Δ任△襦このためのSerDesをIPブロックのインターフェースに設けてあり、パケット伝送で送るわけだが、配線本数はO動的に変えることができるという。
このツールは、ソフトウエアと、チップ屬縫ロックレスネットワークを作るためのIPコアで出来ている。的には、システムの要求に合う配線アーキテクチャをめるためのCHAINarchitectと}ぶツール、配線するために中に配するリピータを構成・作るためのCHAINcompiler、下にある\術情報やハードマクロを含めたり管理したりするCHAINlibrary、のつである。これらをSytemCでのモデリング、b理設、RTL合成、配配線設と、Q段階で使する。そのためシームレスにJTのQ|ツールに統合できるという。