Qualcommの\術責任v、プロセス\術をjいに語る(後)
ファブレス半導世cトップのQualcomm社の\術責任vであるGeoffrey Yeapが語るプロセス\術について、Semiconductor Engineeringからの翻l記をi(参考@料1)にき掲載する。後ではfinFET、Intelのファウンドリ、2.5D/3D ICについて語っている。
Semiconductor Engineering(SE):ファウンドリにおけるfinFET開発の進捗X況に満Bしていますか?
Yeap:はい、2世代のfinFETを開発しているエンジニアもいます。1世代のfinFETを今、開発しているとすれば、1世代れていることになります。だから、そのギャップをmめなければなりません。とはいえファウンドリは、それをmめつつあります。
SE:TSMCはQualcommの最初のfinFETパートナーとなりますか?finFET開発をファウンドリの1社あるいは数社とk緒に進めていますか?
Yeap:それにはお答えできません。TSMCは最jのファウンドリですし、SamsungなどのファウンドリもfinFETを開発中です。
SE:Intelはファウンドリビジネスを拡jする画を最Z発表しました。QualcommはIntelのファウンドリサービスを使おうと思っていますか?
Yeap:Intelの最Zのアナリストミーティングを拝見しました。IntelのCEOは、好感がeてます。どの企業にもオープンにBをしたいと言っています。Mの答えも瑤燭茲Δ覆發里任后ユーザーが望むなら、もちろん確認し、チェックし比較します。ごT瑤里茲Δ法▲謄ノロジーは(チェックすべき)kつのことにすぎません。ファウンドリビジネスは、テクノロジーと]と攵ξのつから出来ています。1本譴離董璽屮襪鮖箸錣覆い里汎瑛佑法△發辰箸い蹐い蹐瞥彖任要です。もちろん、価格もそのkつです。
SE:Intelはファウンドリビジネスでは、主にFPGAメーカーにサービスします。これはj量攵のファウンドリモデルとは違うと思います。
Yeap:その通りです。(j}ファウンドリは)FPGAメーカー向けに約1000/四半期、攵していますが、弊社やBroadcom、Nvidiaなど向けには何h/四半期という膨jな量を攵します。
SE:Intelは何Qも携帯電Bビジネスに参入しようとしてきました。この分野ではQualcommなどと合します。しかし、Intelがモバイル分野で成功するかどうかはまだはっきりしていません。いかがですか?
Yeap:IntelはPCマーケットからこちら(モバイル)へやってきました。Intelチップは、性Δs群ですが、消J電を食いすぎます。このため、(消J電を)下げようとしています。IntelはスマートフォンではなくタブレットにRしています。デスクトップからラップトップ、さらに低消J電ラップトップへと来て、タブレットそのあとスマホへとやってくるように見えます。かつて、いくつかのレベルを飛び越えて下位に向かってきましたが、成功しませんでした。
SE:プロセス\術にBを戻しますと、バックエンドプロセス(BEOL)がMしくなると述べられましたが、そうですか?
Yeap:これはj問です。コストの\加を考えると、てBEOLから始まります。ここで言うBEOLとは配線工です。例えば、20nmではコストはドラスチックに\加します。これはローカル配線に相当するMOL(middle of the line)という新しいモジュールが{加されるからです。20nmでは、この工のためにマスクが5も\えてしまうのです。10nmに微細化しようとすると、マスク数は倍になります。どのマスクでも最先端のリソグラフィ、つまり]浸を使います。だから、バックエンドプロセスは、リソとレジスト、材料などてを使います。
SE:リソグラフィに関しては、EUVなどのI肢がれています。来に渡っても]浸の193nmリソがくと思いますか?
Yeap:まず、I肢はありません。O己D合型のダブルパターニングと}ばれる複数vのパターニング\術もあります。このアプローチは優れているように見えます。NANDのエンジニアは、すでにこの\術を使っています。w~のノウハウがあるのでしょう。もちろん、ロジックでは、カスタマイズする要があります。さらに微細化を進めるなら、みんなこの\術に期待するでしょう。
SE:2.5D/3Dの積層チップについてはどのように考えますか?
Yeap:これは個人的なT見ですが、半導噞をうまくvすのにいろいろな英瑤あります。フリップチップはいつ発されたと思いますか?そしていつ使われたと思いますか?携帯分野でのこの\術はどうでしょうか?j変長い時間がかかっています。IBMがそれを発したのは1960Q代でした。1970Q代かH分1980Q代に使われ始めています。このような\術のHくは、\術をpけ入れるやx場がまった後に使われていくでしょう。携帯端の性指数 (figure of merit)は、常にコストと、PPA(Du原価配分)、設です。3D TSVは、接だけの\術であり、トランジスタを小さくすることではありません。3D TSVができることは電をらすことで、これは常に_要です。しかし、C積の縮小を考えるのなら、3D TSVは適していません。コストはいまだに高価です。だからこそ、もっと良い解策があるはずです。それが2.5Dあるいは低コストのインターポーザというI肢かどうかはわかりません。ファンアウト型WLP(ウェーハレベルパッケージ)かもしれません。こういったオプションは3D TSVよりも本的にW価です。
SE:シリコンベースのfinFETの次の\術をどう考えていますか?
Yeap:当社もそれをウォッチしています。最ZSEMATECHとIMECのメンバーになりました。(両社に参加して)、いろいろな\術の進歩が見えるようになりました。finFETは10nmまでスケールダウンできます。しかし、その後は何か他の\術、おそらくIII-V化合馮焼のfinFET、などを導入しなければなりません。しかし、L陥の少ないIII-V化合颪肇轡螢灰鵑鮟言僂垢襪海箸Mしいです。2013Q12月のIEDMでは、グラフェンのセッションがありました。講演vは極めて確に、グラフェンはある機Δ魏未燭垢海箸できると述べました。しかし、シリコン\術のき換えに瓦靴討鰐詰、と言いました。とはいえ、今からそう言い切ることは時期尚早でしょう。
参考@料
1. Qualcommの\術責任v、プロセス\術をjいに語る(i) (2014/02/05)