Semiconductor Portal

» セミコンポータルによる分析 » \術分析 » \術分析(デバイス設& FPD)

カーエレ向けSoCの26262格とW性を確保するIP/ツール

カーエレクトロニクスの機WISO26262やASILを満たすSoCを設することがMしくなってきた。人や白線、障害顱交通Y識などの認識アルゴリズムは演Q処理がj変になる屬法SoCで実現する場合にはレイアウトやタイミング設が複雑になる。さらに、W格を満たさなくてはならない。機Wを容易に実△任る\術を、盜颪肇ぅ織螢△離戰鵐船磧ArterisとYogitechの共同チームが発表した。

図1 Arterisのeつセキュアなv路を確保するインターコネクトIP 複雑なSoCのCPUやDSP、GPUなど_要なIPとのやりDりには要になる 出Z:Arteris

図1 Arterisのeつセキュアなv路を確保するインターコネクトIP 複雑なSoCのCPUやDSP、GPUなど_要なIPとのやりDりには要になる 出Z:Arteris


盜颪Arteris社は、セキュリティを確保しなければならないv路と、その要のないv路に分け、セキュリティを確保しなければならないv路には誤りルやパリティチェックなどを設けるインターコネクトファブリックIPの会社(参考@料1)。複雑なSoC内を流れるデータをセキュアにしたい場合には、データがこのファブリックIPを通るように設する(図1)。

イタリアのYogitech(ヨジテックと発音)は機W検証ツールfaultRobustを}Xけている会社である。SoCをいくつかのブロックに分割、それぞれのブロックごとの故障分布をO動的にQする。Qブロックのリスクの推定とソフトウエアのW要PSTL(ソフトウエアテストライブラリ)や、ソフトウエアのコーディングなどを行うため、広いJ囲に渡って故障R入を行い、Wを検証する。STLで達成可Δカバー率と推定e険度を検出する。

両社が戦S的パートナーシップを組むということは、セキュリティを確保し、かつ機W格ISO26262をはじめとする格を満Bするアーキテクチャを内鼎靴SoCを設したいファブレスやIDMなど半導メーカーにとっては設を楽にしてもらえるというT味だ。


図2 ArterisとYogitechの提携によりWでISO26262に拠したSoCの設が楽になる 「fRSVC_FlexNoC」が入}可Δ砲覆襪里2015Q11月の予定 出Z:Arteris & Yogitech

図2 ArterisとYogitechの提携によりWでISO26262に拠したSoCの設が楽になる 「fRSVC_FlexNoC」が入}可Δ砲覆襪里2015Q11月の予定 出Z:Arteris & Yogitech


YogitechがW性ドキュメンテーションパッケージをArterisのIPに/△垢襪海箸如ArterisのIPと、Yogitechのツールを採り入れたSVC(W性検証コンポーネント)である、「fRSVC_FlexNoC」を使って、ISO26262に拠したSoCを設できるようになる。ArterisのW性ドキュメンテーションが完成するのは2015Q8月、そのiの原案ができるのは5月になる予定。「fRSVC_FlexNoC」がk般x場に入}できるのは2015Q11月になる予定である。


参考@料
1. 高集積は設\術も困Mに:設ツール〜EuroAsia 2014 (2) (2014/10/17)

(2015/04/15)
ごT見・ご感[
麼嫋岌幃学庁医 岬羅石嶄猟嚔赤壓| 天胆來xxxxx自瞳| 忽恢撹繁涙鷹匯曝屈曝眉曝壓| a雫頭窒継鉱心篇撞| 晩云xxxwww| 冉巖va撹涙鷹繁壓濆杰缶賁 | 消消忝栽忝栽消消忝栽| 弼嚥圀唹篇爺爺心忝栽利| 忽恢及匯匈壓濂シ| 91醍狭娼瞳忽恢徭恢壓| 晩云娼瞳富絃匯曝屈曝眉曝 | 挫虚罎忽恢天胆晩昆窒継鉱心| 冉巖繁撹弼壓濆杰| 蒙雫aaaaaaaaa谷頭窒継篇撞| 牽旋壓瀰(啼| 爺銘va篇撞匯曝屈曝| 消消忝栽公栽消消際際際97弼| 谷頭壓澹瀁綯盞儿杰| 紗責曳弼忝栽消消消消消消消| 瓜cao議栽音贈揚議司朔| 忽庁涙鷹匯曝屈曝眉曝音触| 匯曝屈曝返字篇撞| 涙鷹匯曝屈曝眉曝AV窒継| 消消翆翆供穃縱戴杠藁| 天胆音触篇撞壓| 冉巖天巖娼瞳撹繁消消垰| 槻繁才溺繁恂訪訪篇撞| 忽恢窒継延蓑篇撞利峽利嫋| 繁繁壽繁繁壽繁繁心耶天胆| 忽恢娼瞳及7匈| 匯雫谷頭窒継壓| 字字斤字字120蛍窒継涙孳飢| 冉巖晩云壓濆杰翰峽| 爾秤鎗埖壓瀛啼宜杰| 窒継喟消忽恢壓瀛啼| 秉巾繁壓濆杰潅盞冢待| 忽恢易壷胆溺壓濆杰| 3d娼瞳嶷笥littleballerina| 撹繁冉巖忝栽爺銘| 戟諾繁曇匯曝屈曝眉曝篇撞| 晩云尖胎壓濘監|